tarea diseño 3

March 20, 2019 | Author: Jonh Wick | Category: Logic Gate, Digital Electronics, Tecnología, Computing, Electrical Engineering
Share Embed Donate


Short Description

tarea diseño de software actividad 3...

Description

Actividad de Aprendizaje No. 3 Análisis y diseño de circuitos.

ASIGNATURA: IS!"# IGITA$

A$U%N#: &A'#( )I$$A)I'!N'I# )I$$A)I'!N'I# 'ARRAS'#

%tro. !**anuel +ernandez #rtiz ,ocente-

esarrollo: 1)

En la figura 1, se presenta un diagrama electrónico con compuertas que tiene cuatro entradas (a, b, c, d) y una salida (z). Analizándolo, completa correctamente la siguiente tabla de verdad. (valor: 4 puntos) d

b

c

d

" " " " " " " " 1 1 1 1 1 1 1 1

" " " " 1 1 1 1 " " " " 1 1 1 1

" " 1 1 " " 1 1 " " 1 1 " " 1 1

" 1 " 1 " 1 " 1 " 1 " 1 " 1 " 1

a+b d " " " " 1 1 1 1 1 1 1 1 1 1 1 1

1 " 1 " 1 " 1 " 1 " 1 " 1 " 1 "

a+c

(a+b! c

(a+c! d

" " 1 1 " " 1 1 1 1 1 1 1 1 1 1

" " " " " " 1 1 " " 1 1 " " 1 1

" " 1 " " " 1 " 1 " 1 " 1 " 1 "

z " " 1 " " " 1 1 1 " 1 1 1 " 1 1

Figura 1

#! a! $ibu%a el diagrama lógico de un flip&flop ' utilizando # compuertas )A)$ y b! presenta su tabla de verdad. (*alor # puntos!

#

Diagrama lógico



S

R



/

1

"

"

1

1 "

1 1

" 1

1

1 "

1 "

1 1

"

(despus de - 1, '"!

"

(despus de - ", '1!

1

/abla de verdad

El circuito flip&flop se construye con dos compuertas )A)$. 0ada circuito forma un flip&flop básico del cual se puede construir uno más complicado. a cone2ión de acoplamiento intercruzado de la salida de la salida de una compuerta a la entrada de la otra constituye un camino de realimentación. 3or esta razón, los circuitos se clasifican como circuitos secuenciales asincrónicos. 0ada flip&flop tiene dos salidas  y  y dos entradas  (set! y ' (reset!. Este tipo de flip &flop se llama flip&flop ' acoplado directamente o bloqueador E (' latc4!. as letras ' y  son las iniciales de los nombres en ingls de las entradas (reset, set!. El circuito flip&flop básico )A)$ opera con ambas entradas normalmente en 1 a no ser que el estado del flip &flop tenga que cambiarse. a aplicación de un " momentáneo a la entrada de puesta a uno, causará que  vaya a 1 y  vaya a ", llevando el flip&flop al estado de puesta a uno. $espus que la entrada de puesta a uno vuelva a 1, un " momentáneo en la entrada de puesta a acero causará la transición al estado de borrado. 0uando ambas entradas vayan a ", ambas salidas irán a 15 esta condición se evita en la operación normal de un flip&flop.

6! 0onsidera un flip&flop 789 es decir, un flip&flop 78 con un inversor entre la entrada e2terna 89 y la entrada interna 8. (valor: 2 puntos) a. :btn la tabla caracter;stica del flip&flop b. :btn la ecuación caracter;stica

7



&

0

 ,t 1 2-

"

"

"

"

78 ""

"

"

1

"

 "

"

1

"

1

 1

"

1

1

1

1 1 1 1

" " 1 1

" 1 " 1

1 " 1 "

" 1

"1

"

11

1"

1

1

"

"

b! Ecuación caracter;stica

a! /abla caracter;stica

" 1 " " " 1 " " 1 1 1 1 1 1 "

1

1

1

1

"

"

"

"

"

View more...

Comments

Copyright ©2017 KUPDF Inc.
SUPPORT KUPDF