Lógica Digital – Laboratorio 2
1
Laboratorio 2 – Diseño de Circuitos Combinacionales con Componentes MSI Dalmiro Barrios (Cód. 200023586 ,
[email protected]) – Álvaro Acevedo (200024118 ,
[email protected]), Iván Yaber (Cód. 200023903,
[email protected])
Resumen—En el presente documento, se pretende diseñar, construir y analizar circuitos de lógica combinacional con componentes MSI, aplicando herramientas de minimización para el diseño de funciones combinacionales haciendo uso de multiplexores. Se implementarán un decodificador de BCD a 7 segmentos, de manera que se pueda estudiar su funcionamiento. Se contará con la ayuda de simulaciones en VHDL de algunos de los circuitos resultantes. Index Terms— Palabras Claves. Lógica combinacional con componentes MSI, decodificador de BCD a 7 segmentos, VHDL.
el presente documento) se utilizan para enviar a su única salida la información de alguna de sus entradas, por el contrario los demultiplexores envían información de una única entrada a una de sus distintas salidas, para ambos es imprescindible una entrada de control con la que se realiza la selección.
II.
PROCEDIMIENTO, ANÁLISIS
Circuito para el conteo electrónico de votos I.
INTRODUCCIÓN Parte I
Un circuito que implementa la conexión de compuertas lógicas entre sí, con el fin de obtener cierta salida, utilizando combinaciones de niveles de entrada determinados, sin que se produzca almacenamiento de algún tipo, constituye lo que se conoce como lógica combinacional, en la cual sus salidas son función exclusiva de sus entradas para cierto momento. Siguiendo con lo anterior, es importante decir que los codificadores y decodificadores son circuitos que realizan operaciones inversas, los primeros transforman la información usada en lenguaje natural (números en sistema decimal, letras) en una serie de ceros (0) y unos (1), de manera que sean procesados por un sistema digital. Por el contrario, los decodificadores, como su nombre lo indica, proporcionan a la salida información inteligible a partir de combinaciones binarias en la entrada, es decir traducen los ceros y unos en la entrada a lenguaje natural.
Teniendo en cuenta todos los requerimientos del cliente, se dispuso a diseñar el circuito que cuente el número de votos durante las reuniones de la junta directiva. Cada persona de la junta tiene acceso a un interruptor que se coloca en la posición cerrada cuando se vota SÍ, y en la posición cerrada cuando el voto es NO. En la imagen siguiente se logra apreciar el circuito del interruptor.
De igual forma, están los multiplexores y demultiplexores, los primeros (objeto de estudio en Figura 1.
Lógica Digital – Laboratorio 2
2
Salida A3 Para cumplir con cada una de las exigencias, y saber qué circuito combinacional utilizar, se realiza la tabla de verdad (Tabla 1) que se muestra a continuación:
Votación Suma Votos en binario E 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1
N 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1
C 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1
J 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1
A3 0 1 1 0 0 0 0 0 0 0 0 0 0 0 0 1
A2 0 0 0 1 1 1 1 1 1 1 1 0 0 0 0 1
A1 0 0 0 1 1 1 0 0 1 0 0 1 1 1 0 1
A0 0 1 0 1 1 0 1 0 0 1 0 1 1 0 1 1
Display 10 9 8 7 7 6 5 4 6 5 4 3 3 2 1 OFF
Tabla 1.
La Tabla 1, permite construir los mapas de Karnaugh para cada una de las salidas y así llegar a la representación matemática del circuito lógico a efectuar. En esta tabla el cero (0) lógico representa un SI en los votos y el uno (1) a los votos NO. Como se pidió en los requerimientos, si todos las personas votan SI, esto se representa en el display como un 0, pot otro lado cuando los votos son todos NO, el display permanece apagado. Teniendo en cuenta que se escogieron como selectores ENC a continuación tenemos las funciones implementando MUX 8 a 1:
EN\CJ 00 01 11 10
00 01 11 10 0 1 0 1 0 0 0 0 0 0 1 0 0 0 0 0 I0: I2: I4: I6:
I1: I3: I5: I7: J
Figura 2. Salida A3 implementando MUX 8 a 1
Salida A2 EN\CJ 00 01 11 10
00 01 11 10 0 0 1 0 1 1 1 1 0 0 1 0 1 1 0 1 I0: I2: 1 I4: 1 I6: 0
I1: I3: 1 I5: I7: J
Figura 3. Salida A2 implementando MUX 8 a 1
Lógica Digital – Laboratorio 2
Salida A1 EN\CJ 00 01 11 10
00 01 11 10 0 0 1 0 1 1 0 0 1 1 1 0 1 0 1 0 I0: I2: 1 I4: I6: 1
3
Estas salidas se logran utilizando un multiplexor (MUX) 8:1 para cada una de ellas, por lo que tenemos un total de 4 MUX de referencia SN74LS151, el cual se caracteriza por ser activo en bajo, su símbolo lógico se aprecia en la siguiente figura:
I1: I3: 0 I5: I7: J
Figura 6. SN74LS151 MUX 8 a 1
Y su diagrama de pines:
Figura 4. Salida A1 implementando MUX 8 a 1
Salida A0 EN\CJ 00 01 11 10
00 01 11 10 0 1 1 0 1 0 0 1 1 0 1 1 0 1 1 0 I0: I2: I4: J I6:
I1: I3: I5: I7: 1
Figura 5. Salida A0 implementando MUX 8 a 1
Figura 7. Diagrama de pines del SN74LS151 MUX 8 a 1
En el cual, el pin ENABLE INPUT es activo en bajo, por lo que se conecta a tierra. Se tomaron como entradas selectoras , la entrada correspondiente a C, N y E. Además cabe decir también, que se utilizó un encapsulado de compuertas NOT para 2 casos, para negar la entrada J cuando fuese necesario y para conseguir un voltaje alto en la entrada sin necesidad de conectar dicha entrada a un voltaje de 5V, sino que se conectó la compuerta a tierra, de manera que al negarse la tensión 0V en la tierra se obtuviera un voltaje en alto (5V) correspondiente a un 1 lógico (requerimiento). Los encapsulados de compuerta NOT empleados son de referencia SN74LS06, cuyo diagrama de pines es:
Lógica Digital – Laboratorio 2
4
Continuando con lo anterior, se procede a mostrar su diagrama de conexión y la descripción de sus pines.
Figura 8. Diagrama de pines del SN74LS06
Y su símbolo lógico viene dado:
Figura 11.
Figura 9 símbolo lógico del SN74LS06
Las salidas del multiplexor, se conectan a la entrada de un decodificador BCD de 4 a 7 segmentos de referencia DM74LS47, el cual no se escogió de manera arbitraria, sino que por el contrario se tuvo en cuenta que debía ser al igual que el tipo de multiplexor escogido, activo en bajo, y que al igual que el display fueran ánodo común o cátodo común, en este caso en particular se escogieron ánodo común. El símbolo lógico de éste corresponde a la figura 10.
Figura 10.
En este orden de ideas, la 7 salidas del decodificador BCD se conectan a un display de 7 segmentos que como ya se mencionó debía ser ánodo común, activo en bajo, dicha conexión no se realiza de manera directa sino que se utilizan resistencias para limitar la corriente, de tal forma que no se ocasionen daños al display, teniendo en cuenta los parámetros de FAN-IN y FAN OUT. Las resistencias empleadas son de un valor de 150 Ω.
Figura 12. Diagrama de pines del SN74LS06
Lógica Digital – Laboratorio 2
El diagrama esquemático del circuito general se muestra a continuación
in2 in3 in4 in5 in6 in7 salida ); END mux_8a1;
5 : IN STD_LOGIC; : IN STD_LOGIC; : IN STD_LOGIC; : IN STD_LOGIC; : IN STD_LOGIC; : IN STD_LOGIC; : OUT STD_LOGIC
ARCHITECTURE multiplexor OF mux_8a1 IS BEGIN PROCESS(s0, s1, s2, in0, in1, in2, in3, in4, in5, in6, in7) BEGIN
Figura 13. Diagrama esquemático del circuito general
El montaje correspondiente a dicho diagrama esquemático es:
IF (s0='0' AND s1='0' AND s2='0') THEN salida